Cadence 画原理图库以及调用方法

本文介绍了使用CADENCE的Capture CIS 17.4软件画与调用原理图库的方法。画原理图库时,需新建库、设置器件信息、绘制主体与引脚、调整大小并保存,还可设置封装名称。调用时,在工程文件中右击Library文件添加原理图文件即可。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

目录

画原理图库

调用原理图库

画原理图库

首先打开CADENCE的画原理图的软件Capture CIS 17.4,然后点击File-New-Library新建原理图库,新建完成后会自动保存在安装目录下,如需要修改原理图库的地址可以点File-Save As即可(需要选中新建的原理图库才能点击Save As)。

右键刚刚新建的原理图库,点击New Part新建器件,有3个地方需要设置,1是器件名称,2是器件标号首字母,例如芯片一般都是U,电阻为R,3是器件有几个Parts,设置完成后点击OK。

找到Place工具绘制器件的主体,点击Place-Pin放置单个引脚。

放置引脚时一般只需要设置1引脚名称和2引脚标号即可放置,也可以在Shape选项中设置引脚形状,如时钟引脚Clock,低电平有效Dot等。引脚放置后可点击引用在Property窗口再次设置属性。在Type窗口设置引脚类型,一般分类俩类既可,一类是Passive无源管脚,一类为Power电源管脚,非电源的管脚都用Passive即可。

引脚放置也可以多个一起放置,点击Place-Pin Array,1第一个引脚名称,后续可以改,这里可以随便设置,2第一个引脚号,3需要放置多少个引脚,一般为一排或一列引脚的个数,4引脚间距,间距单位为格点,5引脚号增量,引脚号增量可以设置为负数。

引脚放置完成后,在Property窗口点击Edit Pins,统一设置引脚名称和管脚类型。

把器件大小调整到合适的大小,点击Value设置器件名称,最后保存即可。这样原理图库就画完了

画完后进行在右边的的属性栏中设置封装名称,导入时PCB时会根据封装名称和引脚数量同时筛选。如果是电阻这种有多个不同的封装时,在这里可以不用设置,在后续画原理图的时候在根据需要进行设置。

调用原理图库

在工程文件中右击Library文件,选择Add File,找到原理图文件添加即可。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值