一、系统架构
1.被动单元:被动传输数据
- SRAM:存储程序的变量,RAM是易失性的,关机或重启时,RAM中的所有数据都会丢失。
- FLASH:存储下载的程序,程序的常量,长期存储,即使在设备关机时,数据也不会丢失。在这里,容量比SRAM大,比SRM成本低
- AHB到APBx的桥接:高速外设总线APB2的速度为72MHz,低速外设APB1的速度为36MHz。
2.主动(驱动)单元:发出控制信号。
- Cortex-M3,D-Bus数据总线:从FLASH加载常量和调试访问。
- S-Bus
- DMA1(direct memory access直接内存访问):连接到总线矩阵上,降低CPU负担,建立通道控制内存外设的数据流动。
3.其他单元
- ICode 指令总线:传输指令专用通道,不走总线矩阵。
- FSMC (flexible static memory controller):扩展SRAM,flash