FPGA面试题【低功耗设计方法总结】

本文总结了FPGA的低功耗设计方法,包括静态低功耗技术(多阈值工艺、电源门控、体偏置)和动态低功耗技术(多电压域、预计算、门控时钟)。还探讨了门级优化技术,如消除毛刺、逻辑级和物理级优化,以及RTL级的低功耗设计策略,如并行结构、流水线和操作数隔离。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

目录

题目

核心思路

答案

FPGA全貌

题目

低功耗设计方法总结

核心思路

纯八股

1、便携式设备——电池寿命。

2、桌面系统——高功耗。

3、高功耗对系统的影响:(1)系统可靠性;(2)系统性能;(3)系统生产及封装成本;(4)系统散热成本。

答案

1、静态低功耗技术
(1)多阈值工艺(Multi-Vt Design)方法
低阈值的标准逻辑单元:速度快、漏电流大;

高阈值的标准逻辑单元:速度慢、漏电流小。

总结:在设计中可以在关键路径上使用低阈值的标准逻辑单元来优化时序,在非关键路径上使用高阈值的标准逻辑单元来优化漏电流。

优点:A可以大大减少系统的静态功耗;

           B没有任何面积开销,工艺库设计是将两种阈值库中的相应单元的面积设计成一样,这样可以方便替换。

(2)电源门控(Power Gating)方法

在正常工作状态,Sleep信号为低电平,高阈值MOS管处于导通状态;当处于睡眠状态时,Sleep信号为高电平,切断电源,并且由于采用了高阈值MOS管作为开关,可以有效地减少漏电流。

(3)体偏置(Body Bias)
晶体管阈值电压随体偏置而变化。在工作模式下,MOS管的体偏置为0,MOS管处于低阈值状态,翻转速度快。在等待模式下,MOS管的体偏置为反向偏置,处于高阈值状态,漏

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值