- 博客(5)
- 收藏
- 关注
原创 电平转换电路
电平转换电路的存在是解决芯片引脚之间输入输出引脚电平不对等情况,最常用是RX、TX或者I2C串口通信之间,看过其他电平转换电路,但实际用于串口通信部分不太容易清晰区别(个人理解问题),下面以串口通信角度分析电平转换电路:(实为个人总结看,有不对地方欢迎指正,互相学习!
2024-11-21 15:41:34
1681
原创 基于Multisim下共模抑制比在不同运放中的效果分析
上述博客寻找共模抑制比结论就是在差分放大的基础上,输入量为同一电压,所有电阻相等, 共模抑制比=20log(差模增益/共模增益)=20log((反馈电阻/反相输入电阻)/(输出电压/输入电压)),即CMRR=20log((R9/R8)/(Vout/Vin))共模抑制比是将运算放大器中引起的共模部分抑制住,简化成运算就是运放的正输入端V+和负输入端V-之和的二分之一是共模量,需要抑制的就是这部分。与上述结论符合,反相运放对共模抑制比要求不高,几乎无,由于反相正输入端V+等于GND,共模量几乎为0。
2024-10-30 17:09:26
783
原创 CAN通讯学习历程及遇到问题
3.这是保持供电,用万能表看一下can_H和can_L的对地电压(这里可以用示波器,我看网上说可以用万能表看下,就是电压不那么精确),比较能正常通讯的电路板can_H和can_L的对地电压,发现正常的can_H和can_L的对地电压都是2.37V,我这个不正常的是can_H对地电压是2.4V和can_L的对地电压1.79V。2.仔细看can电路板的原理图和PCB,尤其有没有连错,STM32的RX接CAN收发器的RX, TX同理,can收发器的can_H对应can分析仪的can_H,can_L同理。
2024-07-09 09:38:21
462
原创 quartus II 与AD9767(双路14位输出)的fpga主要代码,测试代码,matlab调幅度代码以及遇到的问题。
首先,注意精度和速度的问题:DDS引用IP核的mif文件中,文本输出的波形纵坐标是由输出位数决定的(0~2^14),横坐标是采样点个数width(也叫深度)。因此AD驱动时钟只能决定输出频率越高(输出频率f=clk/width),不能说明速度越快,因此尽量满足采样时钟的情况下,提高采样精度是必须的。一句话总结:FPGA的时钟是50M,AD驱动时钟要比这个高,才能获得相应高输出频率,而mif纵坐标与输出位数有关,输出位数越高,输出精度越高。
2023-12-14 13:12:03
1233
1
原创 ISE14.7出现对chipscope的ERROR: Chipscope Inserter (Setup Mode) launch failed.
ISE14.7出现对chipscope的ERROR: Chipscope Inserter (Setup Mode) launch failed.
2022-11-17 09:45:24
1200
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人