时钟源
时钟框图:
技术参考手册中对于时钟源的来源与连接方式有详细说明,在这就不重复复制过来了
从下面的框图我们可以看到,时钟源到CPU的时钟频率除了时钟源本身频率外,主要是由PLLSTS[ ]寄存器和PLLCR[ ]寄存器决定的
PLLSTS
PLLCR
PLLCR寄存器更改流程:
看了一下官方的技术手册,里面很多描述的是一些关于不同模式下时钟寄存器的设置流程与会有什么现象,在此就不一一赘述了,导入了一下官方例程,官方对于时钟的设置已经编写好函数了,我们直接使用即可
//官方定义的函数
//DSP28_PLLCR:倍频系数,官方文件有宏定义
//DSP28_DIVSEL:分频系数,官方文件有宏定义
//CLKIN=时钟源*DSP28_PLLCR/DSP28_DIVSEL
//注意:28335最高支持150mhz时钟;PLL倍频后不能超过300mhz
InitPll(DSP28_PLLCR,DSP28_DIVSEL);
到外设的时钟
到外设的时钟框图: