时序逻辑设计原理:反馈时序电路分析与设计
1. 状态表与流程表
在分析示例 D 触发器电路的实际转换表时,发现它不存在关键竞争,除了之前识别出的非关键竞争外,没有其他竞争情况。一旦确定这一事实,就无需再参考状态变量,而是可以为状态变量组合命名,并确定每个状态/输入组合的输出值,从而得到状态/输出表。
CLK D | S | 00 | 01 | 11 | 10 | S* , Q QN |
---|---|---|---|---|---|---|
S0 | S0 | S2 , 01 | ||||
S1 | S3 , 10 | |||||
S2 | S2 , 01 | |||||
S3 | S |
在分析示例 D 触发器电路的实际转换表时,发现它不存在关键竞争,除了之前识别出的非关键竞争外,没有其他竞争情况。一旦确定这一事实,就无需再参考状态变量,而是可以为状态变量组合命名,并确定每个状态/输入组合的输出值,从而得到状态/输出表。
CLK D | S | 00 | 01 | 11 | 10 | S* , Q QN |
---|---|---|---|---|---|---|
S0 | S0 | S2 , 01 | ||||
S1 | S3 , 10 | |||||
S2 | S2 , 01 | |||||
S3 | S |