数字IC设计之1 亚稳态

本文探讨了在同步和异步系统中降低亚稳态的方法,包括使用多级同步器、边沿检测同步电路及脉冲同步器法。两级触发器能有效减少亚稳态,而脉冲同步器则通过特定设计进一步降低其概率。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

降低亚稳态

同步时钟中时钟周期应该满足 建立时间、保持时间、污染延时时间。否则,出现亚稳态。

异步系统中,当违反建立和保持时间时,会输出介于两个有效状态之间的中间级电平。

一、多级同步器  

两个触发器

结论:两级触发器已经将亚稳态消除的足够小;三级和更多级虽然能将亚稳态出现概率降得更低,但影响电路效率。

增加寄存器进行同步只是降低亚稳态出现的概率,并不能从根本上消除。

二、边沿检测同步电路

左边:两个同步的触发器,将其他时钟域信号同步到clock2的时钟域中。

右边:触发器+逻辑门(异或)。逻辑门的两个输入在时序上差了一个周期。

三、脉冲同步器法

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值