设计一种CMOS全差分折叠式共源共栅结构的运放,其共模反馈用的是开关电容(SC-CMFB)。
下面分别是主运放、偏置电路和开关电容共模反馈电路图
在设计时碰到的问题:
1、增益怎么测?
2、输出波形不平滑?
3、开关的时序频率设置多高?
解答:
1、先设计好主运放和偏置电路,使得运放的输出接近VDD/2,且主运放的管子都工作在饱和区,然后再参考何乐年的《模拟集成电路设计与仿真》仿增益。
2、增益仿完后,仿真瞬态,看电路的工作情况,于是将偏置电路上接Vb4与主运放断开,接到共模反馈上的Vbia上,然后就可以测试瞬态了。可以通过瞬态仿真,看看在将偏置电路的Vb4接主运放和接共模反馈电路的区别(注意,运放的输入共模电压不同时区别最大,即Vb4接共模反馈电路的输出具有稳定的共模输出电压)。
3、开关的频率设置的越高,运放的输出精度也越高,我这里设置的周期是20us。
总结:
该电路的输入范围和输出范围都不高,且输出阻抗高、驱动能力低,但其工作速度较高,一些参考论文将其用于模数转换器中。
参考文献:
论文《一种新型开关电容共模反馈电路》何杰
论文《用于Sigma-Delta调制器的低电压跨导运算放大器》陈炜2010