FPGA 学习笔记:Verilog 实现LED流水灯控制

本文记录了使用Xilinx Vivado进行FPGA开发的初体验,目标是控制3个LED实现流水灯效果。通过分析错误,强调了在抄写代码时的注意事项,包括系统时钟计数位数的正确设置以及初始值的巧妙处理,最终成功实现了1秒间隔的LED流水灯。总结指出,FPGA实践和编码练习对于避免错误和发挥其潜力至关重要。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

前言

  • 在初步了解 Xilinx Vivado 的使用后,开启了FPGA Hello World 程序:LED 流水灯控制

  • 在嵌入式MCU中,流水灯需要延时来实现,FPGA的延时,使用外部晶振来实现

目标

  • 实现 3个 LED 流水灯控制,也就是循环依次点亮, LED 低电平亮, 高电平灭,FPGA 有一个40MHz的外部晶振,作为系统时钟输入开发板没有复位引脚,使用一个未使用的引脚代替

方法

  • LED 点灯的程序,可以参考 【正点原子】达芬奇Pro FPGA的流水灯例程:
    【正点原子】达芬奇Pro FPGA开发板资料盘(A盘)\达芬奇Pro FPGA开发板资料盘(A盘)\4_SourceCode\1_Verilog\1_Verilog_35T\1_Verilog_35T\2_flow_led\flow_led.srcs\sources_1\new\flow_led.v

  • 根据当前的板子引脚,配置好相应的引脚(约束),主要是三个LED引脚,一个系统时钟输入引脚,一个复位引脚(配置了一个未使用引脚)

抄写代码

  • 这里出现了两个问题,抄写代码,抄错了,造成程序下载后,LED 流水灯控制不工作,开始怀疑硬件晶振是否工作、引脚是否配置正确等,后来核对引脚与硬件没有问题后,发现了代码抄写错了引起

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

zhangsz_sh

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值