01
SerDes介绍及测试
随着大数据的兴起以及电子信息技术的飞速发展,数据传输对总线带宽的要求越来越高。并行通信的发展受到了时序同步、信号偏移,抗干扰能力以及设计复杂度高等一系列问题的阻碍。与并行通信相比,串行通信的引脚数量少、扩展能力强、采用点对点的连接方式,而且能提供比并行通信更高带宽,因此现已广泛用于高速数据传输多个领域。
当时先进的FPGA、CPU、DSP、交换芯片等内部都集成了SerDes电路,用于高速串行数据传输。SerDes是英文SERializer(串行器)/DESerializer(解串器)的简称。它是一种主流的时分多路复用(TDM)、点对点(P2P)的串行通信技术。即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,提升信号的传输速度,从而大大降低通信成本。而且支持目前多种主流的工业协议标准,比如Serial RapidIO 、Fibre Channel(FC)、PCI-Express(PCIE)、10-Gb Ethernet(XAUI)、1-Gb Ethernet、Serial ATA(SATA)、HDMI等。

Serdes框图
目前SerDes电参数测试可分成接收器测试和发送器测试两大部分。
接收器测试需要用到误码仪,测试指标主要有:灵敏度测试、抖动容忍度测试、skew测试、阻抗测试等。
发送器测试