ADRV9009的JESD204接口传输

 

Framer : 对应数据接收端,处理模拟信号经过ADC转化后的数字信号,将其打包为jesd204b 协议的格式,通过高速串行总线( SERDOUT )发送到FPGA,FPGA 通过 SYNCIN (rx_sync)给ADRV9009 提供同步反馈信号。

Dframer : 对应数据发射端,处理来自FPGA的数据通过高速串行总线发送的打包为jesd204b 协议的格式数据,并通过DAC 将数字信号转为模拟信号发送。ADRV9009 通过 SYNCOUT (tx_sync)给 FPGA 提供同步反馈信号。

SERDOUT :高速串行总线发送通道,传输射频接收(RX)端数据,数据方向为从ADRV9009传输到FPGA,对于ADRV9009为输出,对FPGA为输入,连接到FPGA的高速bank的RX端。

SERDIN :高速串行总线接收通道,传输射频发送(TX)端数据,数据方向为从FPGA传输到ADRV9009,对于ADRV9009为输入,对FPGA为输出,连接到FPGA的高速bank的TX端。

SYNCIN : 射频接收端(RX)的同步反馈信号。数据方向为从 FPGA 到 ADRV9009 .

SYNCOUT : 射频发送端(TX)的同步反馈信号。数据方向为从 ADRV9009 到 FPGA.

‧  END  

e0510c931dfe8ae5d372f1a9d5abef68.png

长按识别图中二维码关注

欢迎关注微信公众号【数字积木】,更精彩的内容等着你!

 

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值