低噪声是LDO的卖点之一。通常情况下,LDO 的输出电压噪声比其他形式的电源输出噪声要低,因此在低噪声电子系统中,LDO 成为了最理想的电源管理方案。比如在 RF 系统中通常包括低噪声运放(LNA)、锁相环(PLL)、混频器、压控振荡器(VCO)、功率放大器等,有些系统对噪声十分敏感,因此不同的模块常常使用不同的 LDO 专门为其供电。
LDO 输出噪声通常用一定频率范围(比如 10Hz 到 100KHz)内噪声电压的均方根值(RMS)表征。LDO 的噪声可以分为内部噪声和外部噪声。
外部噪声来自输入电源电压,用 PSRR 来表征 LDO 对外部噪声的抑制能力。内部噪声来自基准电压、误差放大器、采样电阻等。由于带隙基准电路由很多电阻、电容和晶体管组成,所以它所产生的噪声最大,而且带隙基准电压是误差放大器的输入,噪声 电压将被误差放大器放大。因此带隙基准有可能成为 LDO 内部的最大噪声源。输出噪声电压可以表示为
要抑制 LDO 的内部噪声有三种办法。一是减小误差放大器的带宽,这样可以抑制带隙基准源的高频成分,不过同时使得 LDO 的动态性能下降。二是在带隙基准与误差放大器之间加一个低通滤波器,通常无源 RC 低通滤波器即可滤除高频成分。第三种方法是在采样电阻 Rfb1上增加前馈电容 Cff,增加前馈电容后输出噪声可表示为
由式子可以看出,Cff 的数值越大,那么输出电压的输出噪声就越小。同时对于频率越高的噪声,传递到输出端时的噪声电压值越小。