sc4336p硬件设计上电时序

sc4336p硬件设计上电时序

主要考虑3组电压 DOVDD(digital数字的)、DVDD(digital)、AVDD(模拟的)上电时序。

DVDD内供,不需要考虑DVDD的上电时序。什么意思?

由相应工程师回复,内供也就是不需外部提供这组电压。

那么接下来 sc4336p只需考虑两组电压,也就是 DOVDD, AVDD

DOVDD=1.8v,  AVDD=2.8v

分析摘自豆包:

DVDD 内供与上电时序解析

在数字电路设计中,DVDD(数字电源)和上电时序(Power Sequencing)是两个关键概念。理解 “DVDD 内供,不需要考虑 DVDD 的上电时序” 需要从以下几个方面分析:

1. 基本概念
  • DVDD (Digital Voltage Domain)
    数字电路的供电电压,通常为 1.8V、3.3V 或 5V,为数字芯片(如 MCU、FPGA)的核心逻辑和 I/O 提供能量。

  • 上电时序 (Power Sequencing)
    多个电源轨(如 DVDD、AVDD、VCORE)需要按照特定顺序和时间差上电,以确保芯片正常启动。错误的时序可能导致:

    • 器件损坏(如电流倒灌)。
    • 逻辑错误(如寄存器初始化失败)。
    • 芯片锁死或不稳定工作。
2. “DVDD 内供” 的含义

当数据手册中提到 “DVDD 内供”,通常指:

  • 内部产生 DVDD
    芯片内部通过 LDO(低压差线性稳压器)或 DC-DC 转换器,从主电源(如 VDD 或 VCC)生成所需的 DVDD。

......

中间还有其他东西么?

其他重要的引脚有:

Pin_EXTCLK:有cv610提供的 27MHz时钟

Pin_PWDNB:这个脚内部做了上拉,4336p的设计原理是 上拉 1.8v,上拉电阻为10k

Pin_XSHUTDN:这个脚为sensor的 复位脚,与soc的SENSOR_RSTN直连,至于串联的电阻,阻值为多少目前不确定,为10k?

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

张海森_168820

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值