(PCB系列六)AD20设计DDR时的xSignal信号等长处理

本文介绍了在高频电路设计中如何使用Altium Designer 20(AD20)进行DDR信号的等长和阻抗处理。内容涵盖DDR设计规则、xSignal信息创建、设计注意事项及等长布线操作步骤,旨在帮助工程师避免设计陷阱并确保生产说明清晰。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

目录

1、DDR设计时需要注意的规则

 2、创建xSignals信息

 3、注意深坑

4、实操等长先布线操作

5、使用不同的颜色标注不限颜色,说明可以用来给工厂说明生产工艺

6、布线完成之后普通,必须铺在虚线以内


        在高频电路设计中(比如:DDR、USB3.0、Eth等),需要对信号做等长和阻抗处理,因此需要根据主芯片和DDR芯片的用法做相关的等长和阻抗处理,阻抗就是线宽和间隙、差分对中就是线宽与线距的关系等,有明确的规定,参考相关的芯片手册,一般芯片的厂家会提供参考设计,比如DDR芯片的设计中需要遵循如下规则:

1、DDR设计时需要注意的规则

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

zxm8513

你我共同努力,铸就技术丰碑。

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值