没有合适的资源?快使用搜索试试~ 我知道了~
资源推荐
资源详情
资源评论
































互连设计师正从同步并行总线转移到点对点高速串行链接(带嵌入式时钟和数据)。这种转移使很多通
信系统设计人员想知道在串行和并行互连之间进行选择时如何折衷考虑。本文通过详细分析新一代高
速互连串行总线和其目标应用给出了答案。
尽管串行 I/O 似乎能解决高速设计面对的互连难题,但并行接口仍然有它的位置。
尽管更高的集成度解决了器件功能和成本问题,但同时将设计瓶颈转向了互连。这时,架构设计师期
望在一个能提高整个系统级性能和提供更大伸缩性的补充架构里链接多数器件。
为实现这个目标,系统总线的效率必须提高到可进行更多的交易处理和增加带宽。很多方法已被用于
达到这个目标,先是从多支路转向点到点的总线架构,使系统设计人员能实现更宽和更快的总线。此
外,诸如流水线和突发处理等技术可通过从异步到同步并行总线的转变而实现。它们也使设计人员可
实现更快和更宽的总线。
不过,加宽总线、提高总线频率和使总线与外接时钟同步却会引入一些新挑战。这些技术加上物理上
的限制,迫使互连设计师从同步并行总线转移到点对点高速串行链接(带嵌入式时钟和数据)。这种转
移使很多通信系统设计人员想知道在串行和并行互连之间作出选择时如何折衷考虑,并想知道并行总
线最终是否会过时。这些问题的答案可从详细分析新一代高速互连串行总线和其目标应用中找到。
并行方法
一个并行总线会被多路复用或解复用,并有一个点对点或多支路式架构。尽管多路复用的总线具有对
每个器件引脚和走线的要求更少的优势,但一个解复用的总线还是具有更高的性能和吞吐量。
一个多支路并行总线是两个或两个以上器件之间共享的总线,一个例子就是 PC 主板或嵌入式微处理
器应用中的 SDRAM 接口总线。PCI 总线是一种用途广泛的多支路式架构(见图 1)。有了这个方法,
设计人员就能通过加宽总线、提高时钟频率和流水线式处理来满足对更高带宽的需求。但是,这些解
决方案每个都有其缺陷。增加总线带宽限制了总线最大可用的频率,因为同一总线上的信号之间存在
偏斜。总线更宽意味着器件上要有更多的引脚,电路板上有更多的走线,连接器上有更多的引脚,所
有这些都转化为更高的成本。
提高多支路式总线频率则限制了能在一个单一分段上所连接器件的数量。为解决这个问题,设计人员
通常用桥路来把一个大的分段分解成多个更小的分段。尽管桥路有助于提高信号完整性,但它们迫使
设计人员采用更多的电路,直接增加了成本。表 1 给出了一些多支路式总线及其应用的例子。
随着多支路式并行架构中总线频率和宽度的增加,诸如扇出和电容负载的问题使点对点并行总线显得
更加适用。点对点并行总线通常是一个源同步总线,由数据信号、时钟和几个控制信号组成。数据信
号与源生成时钟同步。随着数据总线频率与宽度的增加,电路板上的布线变得更具挑战性,因为很小
的偏斜就会引起接收器在时钟边缘上读出错误的数据。所以,设计人员必须更精确地将数据信号走线
长度与源生成时钟走线匹配。不幸的是,随着总线宽度的增加,匹配所有信号的长度变得愈加困难。
所有这些走线都在争夺两个芯片之间有限的空间,这样最终限制了可以实现的最大时钟频率。
总线加宽带来的另一个问题是器件需要更多的引脚(更多的功率),在必须直接采用点到点总线进行连
接的两个以上器件时,这就变成一个大问题了。这需要在其中一个电路上复制一个完整总线。一个解
资源评论


GeniusID
- 粉丝: 2
上传资源 快速赚钱
我的内容管理 展开
我的资源 快来上传第一个资源
我的收益
登录查看自己的收益我的积分 登录查看自己的积分
我的C币 登录后查看C币余额
我的收藏
我的下载
下载帮助


最新资源
- 基于价值创造的电网企业全景流程地图和指标网络构建及应用.docx
- 物业验收交接书.doc
- 电梯安装及调试工法.doc
- 洗涤塔与排气筒整改专案.pptx
- 同步无线Mesh网络带宽申请与分配策略的改进.docx
- 街道led路灯工程质量控制流程图.doc
- 工程计量与计价基础知识.ppt
- 公司年度招聘计划书-.doc
- 互联网企业预算管理问题及对策浅析.docx
- 改建铁路某段电气化改造工程报告书(简本).doc
- [四川]框架核心筒结构办公楼塔吊基础施工方案.doc
- 《网络传播概论》2010雷跃捷版第5章.ppt
- BLACKBOARD网络教学平台在民法课程教学中的应用研究.docx
- 摩擦压力机作业安全技术交底.doc
- 小型建设工程施工抽签定标招标文件示范文本.doc
- 宜万铁路无碴轨道施工质量细则.doc
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈



安全验证
文档复制为VIP权益,开通VIP直接复制
