SlideShare una empresa de Scribd logo
TEMA I 
PROCESADORES SEGMENTADOS
Capítulo 1. Procesadores segmentados 
1.1. Guión-esquema 
1.2. Introducción 
1.3. Procesadores RISC frente a procesadores CISC 
1.4. Clasificación de las arquitecturas paralelas 
1.5. Evaluación y mejora del rendimiento de un computador 
1.6. Características de los procesadores segmentados 
1.7. Arquitectura segmentada genérica 
1.7.1. Repertorio de instrucciones de la ASG 
1.7.2. Implementación de la segmentación de instrucciones en la ASG 
1.8. Riesgos en la segmentación 
1.8.1. Riesgos estructurales 
1.8.2. Riesgos por dependencias de datos 
1.8.2.1. La reorganización de código 
1.8.2.2. El interbloqueo entre etapas 
1.8.2.3. El adelantamiento (caminos de bypass o forwarding) 
1.8.3. Riesgos de control 
1.9. Planificación dinámica: Algoritmo de Tomasulo 
1.10. Resumen 
1.11. Referencias 
1.12. Preguntas de autoevaluación 
1.13. Actividades
Un procesador segmentado es capaz de procesar varias instrucciones simultáneamente, aunque cada una de ellas puede encontrarse en una etapa distinta de su procesamiento. 
◦Aprovecha el paralelismo intrínseco existente entre las instrucciones 
Dos etapas del RISC I (1982), 
Las 10 etapas del Pentium III. 
Las 20 ó 31 etapas del Pentium 4 (2000-2005) según modelo. 
Hasta las 14 etapas de los procesadores basados en la micro arquitectura Intel Core (2006-2010).
CICS (COMPLEX INSTRUCTION SET COMPUTER) 
◦Inicialmente los procesadores fueron dotados de conjunto de instrucciones muy potentes, que realizaban gran cantidad de operaciones internas 
Memoria escasa: 
Programas con pocas instrucciones que hacían muchas operaciones en el micro código 
Un gran numero de modos de direccionamiento 
Dificultad para el paralelismos 
Instrucciones de distintos tamaños, distinto número de argumentos… 
◦Estudios demostraban que el 80 % del tiempo ejecutaban un 20% de Instrucciones
◦Conjunto de instrucciones sencillas con formatos fijos 
Hardware de control mas sencillo 
◦Ventajas 
Aumenta la velocidad de ejecución 
Reduce el tamaño de la CPU, con menor consumo y más fácil diseño al tener lógica de control más simple 
Aumenta el número de registros 
Reduce los acceso a memoria cargando los datos en registros 
Posibilita la segmentación y el paralelismo
Clasificacion de Flynn (años 60) 
◦Computadores SISD (SI, Single Instruction, SD, Single data) 
◦Computadores SIMD (SI, Single Instruction, MD, Multiple Data) 
◦Computadores MIMD (MI, Multiple Instruction MD, Multiple Data) 
◦Computadores MISD (MI, Multiple Instruction SD, Single data)
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
EJEMPLO 
Un SISD necesita 12 Intervalos.
Tarda 3 intervalos de tiempo Con SISD serían 12 
SIMD
Tarda 4 intervalos de tiempo
Paralelismo de Datos 
◦Cuando una misma función, instrucción, se ejecuta repetidas veces en paralelo sobre datos diferentes 
Paralelismo Funcional 
◦Cuando las funciones (iguales o distintas) se ejecutan en paralelo
Granularidad 
◦Cantidad de trabajo asociado a cada tipo de tarea candidata a la paralelización 
Nivel de instrucciones (ILP, Instruction Level Parallelism) 
◦En paralelo instrucciones. 
◦Granularidad fina 
Nivel de Bucle 
◦En paralelo distintas iteraciones de un bucle o secuencias de instrucciones de programa. 
◦Granularidad fina-media. 
Nivel de función 
◦Los distintos procedimientos se ejecutan simultáneamente. 
◦Granularidad media. 
Nivel de Programa 
◦Programas ejecutados en paralelo. 
◦Granularidad gruesa.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
VLIW: Very Long Instruction Word CPI: Número de Ciclos por Instrucción SPMD: Simple Program Multiple Data
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tiempo de Respuesta: 
◦Tiempo que tarda el computador en procesar una entrada 
Productividad (Throughput) 
◦Número de entradas por Unidad de tiempo 
Funcionalidad 
◦Tipos de entradas diferentes que es capaz de procesar 
Expansibilidad 
◦Posibilidad de ampliar la capacidad de procesamiento añadiendo bloques 
Escalabilidad 
◦Posibilidad de ampliar el sistema sin devaluar sus prestaciones 
Eficacia 
◦Relación entre el rendimiento obtenido y el coste que ha supuesto conseguirlo (eficiencia = rendimiento/ coste).
 La denominación de estos parámetros y su 
importancia depende del elemento que se 
estudia
(Ciclos por emisión) 
(Instrucciones por emisión)
Factor de mejora o ganancia 
P= factor de mejora F= fracción de tiempo que no se aplica la mejora
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Si una máquina pasa un 25% de su tiempo procesando instrucciones de coma flotante y se mejora la máquina haciendo que esas instrucciones se ejecuten en la mitad de tiempo, esto es p = 2, entonces la ganancia que se puede obtener es 
Es decir, la máquina mejorada solo es un 14% mejor. 
Por mucho que se mejore el recurso, la ganancia será siempre limitada por 1/f
Se desea mejorar el rendimiento de un computador introduciendo un coprocesador matemático que realice las operaciones aritméticas en la mitad de tiempo. ¿Cuál sería la ganancia en velocidad del sistema para la ejecución de un programa si el 60% del mismo se dedicase a operaciones aritméticas? Si el programa tarda 12 segundos en ejecutarse sin la mejora, ¿Cuánto tardará con la mejora? 
Ganancia: p=2 
f= fracción de tiempo sin mejora. Mejora el 60% del tiempo 1-0.6= 0.4 sin mejora
Procesamiento segmentado = fabricación en cadena 
Al número de etapas: 
◦Profundidad de segmentación 
Para que el tiempo de latencia del procesador segmentado sea el mínimo posible, es necesario que el procesador esté equilibrado 
◦Que todas las subtareas en que se haya dividido la tarea total tarden en procesarse el mismo tiempo. 
La relación de precedencia de un conjunto de subtareas T1, …. , T17 que componen cierta tarea T, específica para cada subtarea Tj que no puede comenzarse hasta que hayan terminado ciertas subtareas Ti. 
Las relaciones de precedencia para todas las subtareas de T forman su grafo de precedencia. 
◦En el ejemplo de la Figura se ha supuesto que las tareas que se procesan en el cauce tienen un grafo de precedencia lineal. 
Esto significa que una subtarea Tj no puede comenzar hasta que todas las subtareas previas, es decir Ti, i < j , hayan finalizado. 
 A los procesadores segmentados que solo pueden procesar tareas con grafo de precedencia de este tipo se les denomina de cauce lineal.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Existen dos características importantes de los repertorios de instrucciones que permiten clasificar las arquitecturas de propósito general: 
◦El número de operandos que pueden tener las instrucciones aritmético- lógicas. 
◦El número de operandos que se pueden direccionar en memoria en las instrucciones aritmético-lógicas. 
Las instrucciones aritmético-lógicas de la ASG utilizan en total tres operandos y ninguno de ellos se referencia en memoria. 
◦A las máquinas en las que los operandos no se referencian en memoria se les denomina máquinas registro-registro o máquinas de carga/almacenamiento.
Descripción de la ASG (propósitos educativos) 
◦32 registros de 32 bits 
◦Registros de coma flotante de 64 bits 
Máquina registro-registro 
◦Los operandos no hacen referencia a memoria – (carga/almacenamiento)
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Etapas 
◦IF (Instruction Fetch) 
Lectura de la instrucción de la caché de instrucciones 
◦ID (Instruction Decoding) 
Decodificación y lectura de los operandos del fichero de registros 
◦EX (Execution) 
Ejecución de las operaciones si se trata de una instrucción aritmético-lógica y del cálculo de la condición y de la dirección de salto si se trata de una bifurcación o salto condicional. 
◦MEM (Memory Access) Acceso a la cache de datos 
Acceso a la caché de datos para lecturas (cargas) o escrituras (almacenamientos). 
◦WB (Write-Back results) 
Escritura del resultado en el fichero de registros
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Los cerrojos o buffers de contención 
La duración de todas las etapas de la segmentación es similar 
◦Viene determinada por la duración de la etapa más lenta 
Los riesgos que se producen en la segmentación y que introducen detenciones en el cauce. 
◦La segmentación aumenta el número de instrucciones completadas por unidad de tiempo, 
◦Pero no reduce (incrementa) el tiempo de ejecución de una instrucción 
El tiempo total de ejecución de la instrucción segmentada es ligeramente superior al de su equivalente no segmentada debido al tiempo que se consume en el control de la segmentación.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Riesgo 
◦A la situación que impide a una instrucción acceder a la ejecución de sus etapas al depender de otra anterior. 
Riesgos estructurales 
◦Insuficiencia de hardware 
El hardware que necesita está ocupado 
Riesgos de dependencia de datos 
◦Una instrucción necesita los datos de otra anterior 
Riesgos de control 
◦Las instrucciones de control de flujo (saltos y bifurcaciones) 
No pueden leer la instrucción siguiente hasta que no se conoce su dirección, que se calcula en la instrucción de control de flujo
La ASG no se presenta este inconveniente porque se dispone de dos memorias caché, una para instrucciones (I- caché) y otra para datos (D-caché). 
Dos instrucciones necesitan el mismo recurso hardware
Mayor duración de la etapa de ejecución
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Cambiar el orden de ejecución de las instrucciones)
Cuando dos instrucciones comparten algún dato 
Tipos de dependencias de datos 
◦Riesgo de tipo WAR (Write After Read – Escritura tras lectura) 
Instrucción j trata de escribir en su destino antes que éste sea leído por la instrucción 
◦Riesgo del tipo WAW (Write After Write) 
Instrucción j intenta escribir un operando antes de que éste sea escrito por la instrucción i. 
◦Riesgos de tipo RAW (Read After Write- Lectura Tras escritura)
Soluciones 
◦Reorganización del código 
◦Interbloqueo entre etapas 
◦Adelantamiento
Detención de ciclos
Si no se pude reordenar el código, sin alterar la lógica del programa
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Introducir elementos hardware en el cauce para detectar la existencia de dependencias (no el compilador)
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
Uso de los elementos que en la técnica de interbloqueo (hardware) permiten detectar la existencia de dependencias entre instrucciones. 
Esta información ahora se aprovecha para habilitar una serie de caminos (buses) que se añaden al cauce para permitir que los resultados de una etapa pasen como entradas a la etapa donde son necesarios en caso de dependencias RAW, al mismo tiempo que siguen su camino para almacenarse en el fichero de registros. 
Detecta si hace falta algún resultado que se ha de dejar en un registro para la siguiente instrucción. 
En caso afirmativo, lo guarda en el registro, pero se lo suministra directamente a la ALU
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
•Un salto condicional, el valor del contador del programa puede incrementarse automáticamente o cambiar su valor en función de que el salto sea efectivo o no efectivo. 
•En la ASG la instrucción i es un salto efectivo entonces el PC no se actualiza hasta el final de la etapa MEM de la segmentación
Busca la siguiente instrucción en la secuencia, aunque se ignora y se vuelve a comenzar la búsqueda de la instrucción correcta una vez que se conoce el destino del salto
Modificaciones en las etapas de segmentación para procesar instrucciones de salto condicional 
La señal que controla el camino habilitado por el multiplexor lo genera el módulo “logica de condición”
Detener la segmentación hasta que no se conoce el resultado del salto, introduciendo tres operaciones NOP
•Otra alternativa sería dejar que las instrucciones que se han captado prosigan su ejecución en el cauce. 
•En este caso, el compilador debería introducir en esos huecos instrucciones que se tengan que ejecutar antes de la instrucción destino de salto de forma que su efecto sea independiente de que el salto sea efectivo o no. 
ORIGINAL 
i1, i2 e i3 no influyen para el salto, por lo tanto se pueden cambiar de posición. Mientras se codifica y ejecuta el salto (i4) se van ejecutando las i1, i2 e i3
•Predecir el salto como no efectivo. 
•En caso que sea efectivo , se detiene la segmentación y hay que recomenzar la búsqueda de la instrucción destino del salto
•Con Hardware adicional en la etapa ID con un sumador adicional
Técnica de segmentación estática 
◦No busca o emite otra instrucción hasta que se soluciona la dependencia 
◦Emite las instrucciones en orden, 
Si se detiene una instrucción, las posteriores no pueden avanzar aunque no tengan dependencia de esta
◦El hardware reorganiza la ejecución de la instrucción, para reducir las detenciones manteniendo el flujo de datos y la consistencia de procesador y memoria 
◦Mediante la planificación dinámica se comprueban los riesgos estructurales cuando se decodifica la instrucción. 
Este hecho conlleva que todavía se mantiene el orden del programa, pero las instrucciones comienzan a ejecutarse tan pronto como todos sus operandos están disponibles. 
De esta manera, el procesador segmentado realizaría ejecución de instrucciones fuera de orden, lo que implica terminación fuera de orden 
Se necesitan disponer de múltiples unidades funcionales 
Hay que diferenciar entre distribuir las instrucciones hacia las unidades funcionales y comenzar su ejecución. 
◦Para permitir le ejecución fuera de orden hay que desdoblar la etapa ID en dos fases 
Decodificación (ID, Instruction Decoding): 
Decodificación de instrucciones y comprobación de los riesgos estructurales. 
Emisión (II, lnstruction lssue): 
La instrucción espera hasta que no haya riesgos de tipo RAW y cuando estén listos todos los operandos fuente, se leen y se emite la instrucción hacia la unidad funcional.
Latencia de unidad de multiplicación, 5 ciclos. Latencia de unidad de suma, 2 ciclos.
Dos unidades funcionales: 
•Suma de coma flotante. 
•Multiplicación/división de coma flotante. Los buffers de coma flotante (FB). 
•Los datos de memoria se cargan en uno de los 6 registros FB. Los buffers de almacenamiento de datos (SDB). 
•El resultado a almacenar en memoria se coloca en uno de los 3 registros SDB. 
•Una unidad independiente accede a los SDB para terminar el almacenamiento del resultado en la ubicación de memoria correspondiente. Mediante estos dos ficheros de registros adicionales FB y SDB, la FPU admite instrucciones de almacenamiento-registro y registro-almacenamiento, funcionando como una máquina registro a registro. Cola de operaciones de coma flotante FLOS (Floating Point Operation Stack). Estaciones de reserva (RS, Reservation Stations). 
•La unidad de instrucción decodifica todas las instrucciones y pasa en orden a la cola de operaciones de coma flotante FLOS (Floating Point Operation Stack). 
• A continuación, ya en la FPU, las instrucciones se emiten en orden desde la FLOS a las dos unidades funcionales.
El uso de estaciones de reserva y del fichero de registros centralizado FR da lugar a dos propiedades: 
◦La detección de riesgos y el control de la ejecución están distribuidos, ya que la información mantenida en las estaciones de reserva de cada unidad funcional determina si una instrucción puede empezar su ejecución en esa unidad. 
◦Los resultados pueden pasar directamente a la unidad funcional desde las estaciones de reserva donde estaban almacenados, en vez de acceder a ellos a través de los registros. 
Para realizar este adelantamiento se utiliza un bus de datos común (CDB, Common Data Bus). 
Cuando la FLOS envía una instrucción a una unidad funcional, la asigna una estación de reserva y comprueba si están disponibles los operandos necesarios. 
◦Si un operando se encuentra disponible en el FR, el contenido de ese registro del FR se copia a la estación de reserva 
En caso contrario, se copia una etiqueta para indicar que esa instrucción está a la espera de un operando pendiente de ser generado. 
La etiqueta indica de dónde procederá el operando pendiente, pudiendo ser de una instrucción que está actualmente en una de las cinco estaciones de reserva o de uno de los seis registros de FLB. 
Cada estación de reserva contiene dos campos por operando, donde uno corresponde a la etiqueta y otro al valor del operando. 
◦Los cuatro FR y los tres registros del SDB también llevan un campo etiqueta asociado. 
◦En las estaciones de reserva si un campo de operando contiene datos reales, entonces su campo de etiqueta se establece a cero. En caso contrario, su campo de etiqueta identifica el origen del que procede el operando pendiente. 
Al mismo tiempo, se establece a 1 el bit de ocupado asociado con el registro destino del resultado en el FR, lo que indica que existe una actualización pendiente de ese registro, y el valor de la etiqueta que identifica la estación de reserva a la que se distribuye la instrucción se escribe en el campo de etiqueta del FR correspondiente.
Para reducir el número de ciclos máquina se permite que la FLOS distribuya hasta dos instrucciones en cada ciclo según el orden del programa. 
Una instrucción puede comenzar su ejecución en el mismo ciclo en que se distribuye a una estación de reserva. 
La operación suma tiene una latencia de dos ciclos y la de multiplicación de tres ciclos. 
Se permite que una instrucción reenvíe su resultado a instrucciones dependientes durante su último ciclo de ejecución. 
◦De esta forma, una instrucción a la espera de un resultado puede comenzar su ejecución en el siguiente ciclo si detecta una coincidencia. 
Los valores de etiqueta 01 , 02 , 03 se utilizan para identificar las tres estaciones de reserva de la unidad funcional de suma, mientras que 04 y 05 se utilizan para identificar las dos estaciones de reserva de la unidad funcional de multiplicación/división. 
◦Estos valores de etiqueta son los ID de las estaciones de reserva. 
Inicialmente, el valor de los registros es F0=6.0, F2=3.5, F4=10.0 y F6=7.8.
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
1. Se distribuyen i1 e i2 a RS01 (suma) y RS04 (mul/div). 
2. Los registros destino son F4 y F2. 
◦Los bits de ocupado FR se activan. 
3. Como i1 a RS01 (1º libre de RS suma) etiqueta de FR =01 a F4. (Indica de qué RS se obtendrá) 
4. Como i2 a RS02 (1º libre de RS mul/div) etiqueta de FR =04 a F2. (Indica de qué RS se obtendrá) 
5. i1: ADDD F4, F0, F6 
◦Como están disponibles F0 y F6 sus etiquetas de los operandos de RS01 se ponen a 0. 
6. Comienza la ejecución de i1. 
7. I2: MULTD F2, F0, F4 
◦i2 necesita F4 que viene de i1. Por lo tanto la etiqueta de RS04 = 01 (De la RS01 donde está i1)
Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.
1. i3: ADDD F4, F4, F6 
2. i4: MULTD F6, F4, F2 
3. Se distribuyen i3 e i4 a RS02 (suma) y RS05 (mul/div). 
4. Para i3 se necesita el resultado de i1 (F4). En RS02 se pone etiqueta a 01 (Indica que depende de RS01). 
5. Para i4 se necesita el resultado de i2 (F2) e i3 (F4). En RS05 pone etiquetas 02 y 04 (Indica que depende de RS02 y RS04). 
6. Como el destino de i3 es F4, se actualiza la etiqueta de FR de 01 a 02. Indica que RS02 deberá actualizar el valor de F4. Bit de ocupado sigue activo. 
7. Cuando i4 se distribuye a RS05, el bit de ocupado de FR se activa y su etiqueta (FR) se pone a 05 (Indica que es RS05 el que debe actualizar le valor de F6. 
8. Termina i1, emite su ID (RS01) y su resultado a CDB. Todos los campos con etiqueta = 01 se actualizan al valor de F4. 
◦Actualizando RS02 (i3) con valor de operando a 13,8 y etiqueta a 00. 
◦Actualizando RS04 (i2) con valor de operando a 13,8 y etiqueta a 00.
•Comienza a ejecutarse i3 e i2 en unidad de suma y unidad de mul/div. 
•Se libera RS01.
•Finaliza i3 y emite resultado a CDB y la etiqueta 02. 
•Como RS05 tiene etiqueta 02  se pone el resultado de la suma (21,6) y el valor de su etiqueta (RS05) se pone a 00. 
•Se libera RS02.
•Finaliza i2 y emite resultado a CDB y la etiqueta 04. 
•Como RS05 tiene etiqueta 04  se pone el resultado de la multiplicación (82,8) y el valor de su etiqueta (RS05) se pone a 00. 
•Se libera RS04.
•Comienza ejecución de i4 y acaba en el ciclo 8.

Más contenido relacionado

PPTX
Procesamiento segmentado
Jairo Quiroz Cabanillas
 
PPTX
Segmetación de instrucciones
Lely
 
PDF
Procesos e hilos_parte_3
Regina Maritzol Tenemaza Vera
 
DOCX
Tipos de Modelos de Datos : Ventajas y Desventajas
JuanMiguelCustodioMo
 
PPTX
Arquitecturas de pizarra o repositório
rehoscript
 
PPTX
Unidad 3 administracion de memoria(recoplilacion de todas las exposiciones)
Juan Lopez
 
PPTX
Ciclo de instrucciones CPU
Eduardo Suarez
 
DOC
Modelo componentes
martin
 
Procesamiento segmentado
Jairo Quiroz Cabanillas
 
Segmetación de instrucciones
Lely
 
Procesos e hilos_parte_3
Regina Maritzol Tenemaza Vera
 
Tipos de Modelos de Datos : Ventajas y Desventajas
JuanMiguelCustodioMo
 
Arquitecturas de pizarra o repositório
rehoscript
 
Unidad 3 administracion de memoria(recoplilacion de todas las exposiciones)
Juan Lopez
 
Ciclo de instrucciones CPU
Eduardo Suarez
 
Modelo componentes
martin
 

La actualidad más candente (20)

DOCX
Procesamiento segmentado - INFORME
Jairo Quiroz Cabanillas
 
PDF
Transacciones
Daniel Antonio Cruz
 
PDF
Alfabetos-Lenguajes y Automatas 1
Osiris Mirerus
 
PPT
Inserción,borrado y búsqueda en Arboles Binarios(Java)
Stalin Eduardo Tusa Vitar
 
DOCX
Estándares para el Modelado de Procesos de Negocios
UNIVERSIDAD PERUANA DE INVESTIGACIÓN Y NEGOCIOS
 
DOCX
Aplicaciones de los árboles y grafos
Hugo Arturo Gonzalez Macias
 
PDF
Modelo relacional
Victor Quintero
 
PPTX
ARQUITECTURA DE UN MICROPROCESADOR
RAFAEL HONORES VERA
 
DOCX
Unidad 6 Protección y seguridad.
Juan Anaya
 
PPT
Diseño de bases de datos
Jesús Tramullas
 
PPTX
Arquitectura Multiprocesadores
JUANR1022
 
DOCX
Etapas del Proceso de la Ingeniería del Software
T.I.C
 
PDF
Interrupciones
YESENIA CETINA
 
PPTX
Arquitectura del procesador
YESENIA CETINA
 
PPTX
Analisis Semantico
Martin Paucar Mendez
 
PPTX
Taller de Base de Datos - Unidad 6 SQL procedural
José Antonio Sandoval Acosta
 
PPT
Modelos de dominio
Juan Pablo Bustos Thames
 
PPTX
Organización y estructura interna del cpu
Isaí Beto Matz Mijes
 
PPTX
Lenguaje ensamblador
jimmy Apanu Inoach
 
Procesamiento segmentado - INFORME
Jairo Quiroz Cabanillas
 
Transacciones
Daniel Antonio Cruz
 
Alfabetos-Lenguajes y Automatas 1
Osiris Mirerus
 
Inserción,borrado y búsqueda en Arboles Binarios(Java)
Stalin Eduardo Tusa Vitar
 
Estándares para el Modelado de Procesos de Negocios
UNIVERSIDAD PERUANA DE INVESTIGACIÓN Y NEGOCIOS
 
Aplicaciones de los árboles y grafos
Hugo Arturo Gonzalez Macias
 
Modelo relacional
Victor Quintero
 
ARQUITECTURA DE UN MICROPROCESADOR
RAFAEL HONORES VERA
 
Unidad 6 Protección y seguridad.
Juan Anaya
 
Diseño de bases de datos
Jesús Tramullas
 
Arquitectura Multiprocesadores
JUANR1022
 
Etapas del Proceso de la Ingeniería del Software
T.I.C
 
Interrupciones
YESENIA CETINA
 
Arquitectura del procesador
YESENIA CETINA
 
Analisis Semantico
Martin Paucar Mendez
 
Taller de Base de Datos - Unidad 6 SQL procedural
José Antonio Sandoval Acosta
 
Modelos de dominio
Juan Pablo Bustos Thames
 
Organización y estructura interna del cpu
Isaí Beto Matz Mijes
 
Lenguaje ensamblador
jimmy Apanu Inoach
 
Publicidad

Similar a Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados. (20)

PDF
Unidad 1 arquitectura
Cynthia Ramirez
 
PPTX
Arquitectura risc
Marcos Gonzales Tarrillo
 
PPTX
interrupcion de un procesador segmentado.pptx
yhancid
 
PDF
ARQUITECTURA_DE_COMPUTADORAS.pdf
MariuxiBayas3
 
PPTX
ARQUITECTURA RISC
Alcira Gonzales
 
PPTX
Arquitectura RISC
Microprocesador Dennis Marilyn
 
PPTX
Modelos de -arquitectura de Computo 2.pptx
Humberto Morales Dominguez
 
PPTX
Arquitectura risc
Vannesa Salazar
 
PDF
Tema 2: Procesadores superescalares.
Manuel Fernandez Barcell
 
PPTX
Procesador
Jaime Coello
 
PPTX
Arquitectura del cpu
BERENICE GUADARRAMA
 
PPTX
SEMANA01a-Arquitectura-de-Computadoras.pptx
BRIANJEFFERSONGUILLE
 
PDF
Arquitectura de la computadora
Mauricio Hernandez
 
PPT
Computadores RISC
Jonathan Muñoz Aleman
 
PPTX
EL PROCESADOR
Carlos Correa
 
PDF
sistemas-informaticos
Artej Perez
 
PPT
Micropro
2410199022
 
PPTX
Arqui hardware
Gabriel Cifuentes Montoya
 
Unidad 1 arquitectura
Cynthia Ramirez
 
Arquitectura risc
Marcos Gonzales Tarrillo
 
interrupcion de un procesador segmentado.pptx
yhancid
 
ARQUITECTURA_DE_COMPUTADORAS.pdf
MariuxiBayas3
 
ARQUITECTURA RISC
Alcira Gonzales
 
Modelos de -arquitectura de Computo 2.pptx
Humberto Morales Dominguez
 
Arquitectura risc
Vannesa Salazar
 
Tema 2: Procesadores superescalares.
Manuel Fernandez Barcell
 
Procesador
Jaime Coello
 
Arquitectura del cpu
BERENICE GUADARRAMA
 
SEMANA01a-Arquitectura-de-Computadoras.pptx
BRIANJEFFERSONGUILLE
 
Arquitectura de la computadora
Mauricio Hernandez
 
Computadores RISC
Jonathan Muñoz Aleman
 
EL PROCESADOR
Carlos Correa
 
sistemas-informaticos
Artej Perez
 
Micropro
2410199022
 
Publicidad

Más de Manuel Fernandez Barcell (20)

PDF
sistemas informaticos para la agroalimentacion
Manuel Fernandez Barcell
 
PDF
Tema 08 gobiernoabierto
Manuel Fernandez Barcell
 
PDF
Tema 05 datosabiertos
Manuel Fernandez Barcell
 
PDF
Tema 08 estandares abiertos
Manuel Fernandez Barcell
 
ODP
T06 01 interoperabilidad
Manuel Fernandez Barcell
 
PDF
T04 07 clave
Manuel Fernandez Barcell
 
PDF
T04 05 notificaciones
Manuel Fernandez Barcell
 
PDF
T04 04 sede
Manuel Fernandez Barcell
 
PDF
T04 03 marcadetiempo
Manuel Fernandez Barcell
 
PDF
T04 02 dnielectronico
Manuel Fernandez Barcell
 
PDF
T03 04 firmaelectronica
Manuel Fernandez Barcell
 
PDF
T03 03 certificados_digitales
Manuel Fernandez Barcell
 
PDF
T03 02 criptografia
Manuel Fernandez Barcell
 
PDF
T03 conceptos seguridad
Manuel Fernandez Barcell
 
PDF
Ae t01 introduccion_ae
Manuel Fernandez Barcell
 
PDF
Redes tcp/ip
Manuel Fernandez Barcell
 
sistemas informaticos para la agroalimentacion
Manuel Fernandez Barcell
 
Tema 08 gobiernoabierto
Manuel Fernandez Barcell
 
Tema 05 datosabiertos
Manuel Fernandez Barcell
 
Tema 08 estandares abiertos
Manuel Fernandez Barcell
 
T06 01 interoperabilidad
Manuel Fernandez Barcell
 
T04 05 notificaciones
Manuel Fernandez Barcell
 
T04 03 marcadetiempo
Manuel Fernandez Barcell
 
T04 02 dnielectronico
Manuel Fernandez Barcell
 
T03 04 firmaelectronica
Manuel Fernandez Barcell
 
T03 03 certificados_digitales
Manuel Fernandez Barcell
 
T03 02 criptografia
Manuel Fernandez Barcell
 
T03 conceptos seguridad
Manuel Fernandez Barcell
 
Ae t01 introduccion_ae
Manuel Fernandez Barcell
 

Último (20)

PDF
Módulo 1 - today_PLANEAMIENTOS DE SISTEMA URBANO
elmerdavila5
 
PDF
Información SVISION on premises APP SMOBILE
angel90211
 
PDF
COORDENADAS POLARES hiutiytuyuyuttu (1).pdf
davidcuevag5
 
PPTX
1_Gestión Integral-Sustancias Químicas_S1 (15-07-25).pptx
VictorQuispeCarranza1
 
PPTX
CHARLA BPF para mejorar los procesos.pptx
Adriana S. Cadevilla Medina
 
PPTX
Soldadura por Arco Sumergido y algunos ejemplos.pptx
NamanBhatiap
 
PDF
Capítulo 3_Ondas. mecanicas_Parte 1.pdf
onichandb
 
PPT
TRANSF 1-CURSO PARCTICO transformadores de distribución.ppt
yusnielvalera148
 
PPTX
Manejo de Residuos Peligrosos y Químicos.pptx
EbenezerZapataHaas
 
PDF
424824319-Plano-Trilladora-2.pdf de cafe maiz trigo arroz
luis312108
 
PDF
Mantenimiento-Predictivo-en-Torres-de-Telecomunicaciones.pdf
jesusdeperaza
 
PDF
Resumen Gestión de Proyectos - creado.pdf
JuancaSocorec1
 
PDF
Descargos del Consejo del Coordinador ante la SEC
Alexis Muñoz González
 
PPTX
trabajo de botánica agricola aplicada.pptx
JoseDuarte53102
 
PPTX
procedimientos administrativos en instituciones educativas publicas.pptx
DayroTaipe
 
PPTX
PROYECTO + DEVIMAR + ANDAMIOS VIA AL MAR
JOHNDAVIDGARCIAMEDIN
 
PDF
Proyectos de ingenieria maestria universidad
Oscar518265
 
PDF
2-ppt-implementacion-norma-tecnica prevencion de riesgo.pdf
fovalle3
 
PPTX
YESO APLICACIONES E HISTORIA , EN VIVIENDA
inricortes93
 
PPT
Todos los temas sobre transformadores de distribución.ppt
yusnielvalera148
 
Módulo 1 - today_PLANEAMIENTOS DE SISTEMA URBANO
elmerdavila5
 
Información SVISION on premises APP SMOBILE
angel90211
 
COORDENADAS POLARES hiutiytuyuyuttu (1).pdf
davidcuevag5
 
1_Gestión Integral-Sustancias Químicas_S1 (15-07-25).pptx
VictorQuispeCarranza1
 
CHARLA BPF para mejorar los procesos.pptx
Adriana S. Cadevilla Medina
 
Soldadura por Arco Sumergido y algunos ejemplos.pptx
NamanBhatiap
 
Capítulo 3_Ondas. mecanicas_Parte 1.pdf
onichandb
 
TRANSF 1-CURSO PARCTICO transformadores de distribución.ppt
yusnielvalera148
 
Manejo de Residuos Peligrosos y Químicos.pptx
EbenezerZapataHaas
 
424824319-Plano-Trilladora-2.pdf de cafe maiz trigo arroz
luis312108
 
Mantenimiento-Predictivo-en-Torres-de-Telecomunicaciones.pdf
jesusdeperaza
 
Resumen Gestión de Proyectos - creado.pdf
JuancaSocorec1
 
Descargos del Consejo del Coordinador ante la SEC
Alexis Muñoz González
 
trabajo de botánica agricola aplicada.pptx
JoseDuarte53102
 
procedimientos administrativos en instituciones educativas publicas.pptx
DayroTaipe
 
PROYECTO + DEVIMAR + ANDAMIOS VIA AL MAR
JOHNDAVIDGARCIAMEDIN
 
Proyectos de ingenieria maestria universidad
Oscar518265
 
2-ppt-implementacion-norma-tecnica prevencion de riesgo.pdf
fovalle3
 
YESO APLICACIONES E HISTORIA , EN VIVIENDA
inricortes93
 
Todos los temas sobre transformadores de distribución.ppt
yusnielvalera148
 

Tema 1: Procesadores segmentados.Tema 1: Procesadores segmentados.

  • 1. TEMA I PROCESADORES SEGMENTADOS
  • 2. Capítulo 1. Procesadores segmentados 1.1. Guión-esquema 1.2. Introducción 1.3. Procesadores RISC frente a procesadores CISC 1.4. Clasificación de las arquitecturas paralelas 1.5. Evaluación y mejora del rendimiento de un computador 1.6. Características de los procesadores segmentados 1.7. Arquitectura segmentada genérica 1.7.1. Repertorio de instrucciones de la ASG 1.7.2. Implementación de la segmentación de instrucciones en la ASG 1.8. Riesgos en la segmentación 1.8.1. Riesgos estructurales 1.8.2. Riesgos por dependencias de datos 1.8.2.1. La reorganización de código 1.8.2.2. El interbloqueo entre etapas 1.8.2.3. El adelantamiento (caminos de bypass o forwarding) 1.8.3. Riesgos de control 1.9. Planificación dinámica: Algoritmo de Tomasulo 1.10. Resumen 1.11. Referencias 1.12. Preguntas de autoevaluación 1.13. Actividades
  • 3. Un procesador segmentado es capaz de procesar varias instrucciones simultáneamente, aunque cada una de ellas puede encontrarse en una etapa distinta de su procesamiento. ◦Aprovecha el paralelismo intrínseco existente entre las instrucciones Dos etapas del RISC I (1982), Las 10 etapas del Pentium III. Las 20 ó 31 etapas del Pentium 4 (2000-2005) según modelo. Hasta las 14 etapas de los procesadores basados en la micro arquitectura Intel Core (2006-2010).
  • 4. CICS (COMPLEX INSTRUCTION SET COMPUTER) ◦Inicialmente los procesadores fueron dotados de conjunto de instrucciones muy potentes, que realizaban gran cantidad de operaciones internas Memoria escasa: Programas con pocas instrucciones que hacían muchas operaciones en el micro código Un gran numero de modos de direccionamiento Dificultad para el paralelismos Instrucciones de distintos tamaños, distinto número de argumentos… ◦Estudios demostraban que el 80 % del tiempo ejecutaban un 20% de Instrucciones
  • 5. ◦Conjunto de instrucciones sencillas con formatos fijos Hardware de control mas sencillo ◦Ventajas Aumenta la velocidad de ejecución Reduce el tamaño de la CPU, con menor consumo y más fácil diseño al tener lógica de control más simple Aumenta el número de registros Reduce los acceso a memoria cargando los datos en registros Posibilita la segmentación y el paralelismo
  • 6. Clasificacion de Flynn (años 60) ◦Computadores SISD (SI, Single Instruction, SD, Single data) ◦Computadores SIMD (SI, Single Instruction, MD, Multiple Data) ◦Computadores MIMD (MI, Multiple Instruction MD, Multiple Data) ◦Computadores MISD (MI, Multiple Instruction SD, Single data)
  • 8. EJEMPLO Un SISD necesita 12 Intervalos.
  • 9. Tarda 3 intervalos de tiempo Con SISD serían 12 SIMD
  • 11. Paralelismo de Datos ◦Cuando una misma función, instrucción, se ejecuta repetidas veces en paralelo sobre datos diferentes Paralelismo Funcional ◦Cuando las funciones (iguales o distintas) se ejecutan en paralelo
  • 12. Granularidad ◦Cantidad de trabajo asociado a cada tipo de tarea candidata a la paralelización Nivel de instrucciones (ILP, Instruction Level Parallelism) ◦En paralelo instrucciones. ◦Granularidad fina Nivel de Bucle ◦En paralelo distintas iteraciones de un bucle o secuencias de instrucciones de programa. ◦Granularidad fina-media. Nivel de función ◦Los distintos procedimientos se ejecutan simultáneamente. ◦Granularidad media. Nivel de Programa ◦Programas ejecutados en paralelo. ◦Granularidad gruesa.
  • 14. VLIW: Very Long Instruction Word CPI: Número de Ciclos por Instrucción SPMD: Simple Program Multiple Data
  • 16. Tiempo de Respuesta: ◦Tiempo que tarda el computador en procesar una entrada Productividad (Throughput) ◦Número de entradas por Unidad de tiempo Funcionalidad ◦Tipos de entradas diferentes que es capaz de procesar Expansibilidad ◦Posibilidad de ampliar la capacidad de procesamiento añadiendo bloques Escalabilidad ◦Posibilidad de ampliar el sistema sin devaluar sus prestaciones Eficacia ◦Relación entre el rendimiento obtenido y el coste que ha supuesto conseguirlo (eficiencia = rendimiento/ coste).
  • 17.  La denominación de estos parámetros y su importancia depende del elemento que se estudia
  • 18. (Ciclos por emisión) (Instrucciones por emisión)
  • 19. Factor de mejora o ganancia P= factor de mejora F= fracción de tiempo que no se aplica la mejora
  • 21. Si una máquina pasa un 25% de su tiempo procesando instrucciones de coma flotante y se mejora la máquina haciendo que esas instrucciones se ejecuten en la mitad de tiempo, esto es p = 2, entonces la ganancia que se puede obtener es Es decir, la máquina mejorada solo es un 14% mejor. Por mucho que se mejore el recurso, la ganancia será siempre limitada por 1/f
  • 22. Se desea mejorar el rendimiento de un computador introduciendo un coprocesador matemático que realice las operaciones aritméticas en la mitad de tiempo. ¿Cuál sería la ganancia en velocidad del sistema para la ejecución de un programa si el 60% del mismo se dedicase a operaciones aritméticas? Si el programa tarda 12 segundos en ejecutarse sin la mejora, ¿Cuánto tardará con la mejora? Ganancia: p=2 f= fracción de tiempo sin mejora. Mejora el 60% del tiempo 1-0.6= 0.4 sin mejora
  • 23. Procesamiento segmentado = fabricación en cadena Al número de etapas: ◦Profundidad de segmentación Para que el tiempo de latencia del procesador segmentado sea el mínimo posible, es necesario que el procesador esté equilibrado ◦Que todas las subtareas en que se haya dividido la tarea total tarden en procesarse el mismo tiempo. La relación de precedencia de un conjunto de subtareas T1, …. , T17 que componen cierta tarea T, específica para cada subtarea Tj que no puede comenzarse hasta que hayan terminado ciertas subtareas Ti. Las relaciones de precedencia para todas las subtareas de T forman su grafo de precedencia. ◦En el ejemplo de la Figura se ha supuesto que las tareas que se procesan en el cauce tienen un grafo de precedencia lineal. Esto significa que una subtarea Tj no puede comenzar hasta que todas las subtareas previas, es decir Ti, i < j , hayan finalizado.  A los procesadores segmentados que solo pueden procesar tareas con grafo de precedencia de este tipo se les denomina de cauce lineal.
  • 25. Existen dos características importantes de los repertorios de instrucciones que permiten clasificar las arquitecturas de propósito general: ◦El número de operandos que pueden tener las instrucciones aritmético- lógicas. ◦El número de operandos que se pueden direccionar en memoria en las instrucciones aritmético-lógicas. Las instrucciones aritmético-lógicas de la ASG utilizan en total tres operandos y ninguno de ellos se referencia en memoria. ◦A las máquinas en las que los operandos no se referencian en memoria se les denomina máquinas registro-registro o máquinas de carga/almacenamiento.
  • 26. Descripción de la ASG (propósitos educativos) ◦32 registros de 32 bits ◦Registros de coma flotante de 64 bits Máquina registro-registro ◦Los operandos no hacen referencia a memoria – (carga/almacenamiento)
  • 30. Etapas ◦IF (Instruction Fetch) Lectura de la instrucción de la caché de instrucciones ◦ID (Instruction Decoding) Decodificación y lectura de los operandos del fichero de registros ◦EX (Execution) Ejecución de las operaciones si se trata de una instrucción aritmético-lógica y del cálculo de la condición y de la dirección de salto si se trata de una bifurcación o salto condicional. ◦MEM (Memory Access) Acceso a la cache de datos Acceso a la caché de datos para lecturas (cargas) o escrituras (almacenamientos). ◦WB (Write-Back results) Escritura del resultado en el fichero de registros
  • 34. Los cerrojos o buffers de contención La duración de todas las etapas de la segmentación es similar ◦Viene determinada por la duración de la etapa más lenta Los riesgos que se producen en la segmentación y que introducen detenciones en el cauce. ◦La segmentación aumenta el número de instrucciones completadas por unidad de tiempo, ◦Pero no reduce (incrementa) el tiempo de ejecución de una instrucción El tiempo total de ejecución de la instrucción segmentada es ligeramente superior al de su equivalente no segmentada debido al tiempo que se consume en el control de la segmentación.
  • 36. Riesgo ◦A la situación que impide a una instrucción acceder a la ejecución de sus etapas al depender de otra anterior. Riesgos estructurales ◦Insuficiencia de hardware El hardware que necesita está ocupado Riesgos de dependencia de datos ◦Una instrucción necesita los datos de otra anterior Riesgos de control ◦Las instrucciones de control de flujo (saltos y bifurcaciones) No pueden leer la instrucción siguiente hasta que no se conoce su dirección, que se calcula en la instrucción de control de flujo
  • 37. La ASG no se presenta este inconveniente porque se dispone de dos memorias caché, una para instrucciones (I- caché) y otra para datos (D-caché). Dos instrucciones necesitan el mismo recurso hardware
  • 38. Mayor duración de la etapa de ejecución
  • 40. Cambiar el orden de ejecución de las instrucciones)
  • 41. Cuando dos instrucciones comparten algún dato Tipos de dependencias de datos ◦Riesgo de tipo WAR (Write After Read – Escritura tras lectura) Instrucción j trata de escribir en su destino antes que éste sea leído por la instrucción ◦Riesgo del tipo WAW (Write After Write) Instrucción j intenta escribir un operando antes de que éste sea escrito por la instrucción i. ◦Riesgos de tipo RAW (Read After Write- Lectura Tras escritura)
  • 42. Soluciones ◦Reorganización del código ◦Interbloqueo entre etapas ◦Adelantamiento
  • 44. Si no se pude reordenar el código, sin alterar la lógica del programa
  • 47. Introducir elementos hardware en el cauce para detectar la existencia de dependencias (no el compilador)
  • 49. Uso de los elementos que en la técnica de interbloqueo (hardware) permiten detectar la existencia de dependencias entre instrucciones. Esta información ahora se aprovecha para habilitar una serie de caminos (buses) que se añaden al cauce para permitir que los resultados de una etapa pasen como entradas a la etapa donde son necesarios en caso de dependencias RAW, al mismo tiempo que siguen su camino para almacenarse en el fichero de registros. Detecta si hace falta algún resultado que se ha de dejar en un registro para la siguiente instrucción. En caso afirmativo, lo guarda en el registro, pero se lo suministra directamente a la ALU
  • 51. •Un salto condicional, el valor del contador del programa puede incrementarse automáticamente o cambiar su valor en función de que el salto sea efectivo o no efectivo. •En la ASG la instrucción i es un salto efectivo entonces el PC no se actualiza hasta el final de la etapa MEM de la segmentación
  • 52. Busca la siguiente instrucción en la secuencia, aunque se ignora y se vuelve a comenzar la búsqueda de la instrucción correcta una vez que se conoce el destino del salto
  • 53. Modificaciones en las etapas de segmentación para procesar instrucciones de salto condicional La señal que controla el camino habilitado por el multiplexor lo genera el módulo “logica de condición”
  • 54. Detener la segmentación hasta que no se conoce el resultado del salto, introduciendo tres operaciones NOP
  • 55. •Otra alternativa sería dejar que las instrucciones que se han captado prosigan su ejecución en el cauce. •En este caso, el compilador debería introducir en esos huecos instrucciones que se tengan que ejecutar antes de la instrucción destino de salto de forma que su efecto sea independiente de que el salto sea efectivo o no. ORIGINAL i1, i2 e i3 no influyen para el salto, por lo tanto se pueden cambiar de posición. Mientras se codifica y ejecuta el salto (i4) se van ejecutando las i1, i2 e i3
  • 56. •Predecir el salto como no efectivo. •En caso que sea efectivo , se detiene la segmentación y hay que recomenzar la búsqueda de la instrucción destino del salto
  • 57. •Con Hardware adicional en la etapa ID con un sumador adicional
  • 58. Técnica de segmentación estática ◦No busca o emite otra instrucción hasta que se soluciona la dependencia ◦Emite las instrucciones en orden, Si se detiene una instrucción, las posteriores no pueden avanzar aunque no tengan dependencia de esta
  • 59. ◦El hardware reorganiza la ejecución de la instrucción, para reducir las detenciones manteniendo el flujo de datos y la consistencia de procesador y memoria ◦Mediante la planificación dinámica se comprueban los riesgos estructurales cuando se decodifica la instrucción. Este hecho conlleva que todavía se mantiene el orden del programa, pero las instrucciones comienzan a ejecutarse tan pronto como todos sus operandos están disponibles. De esta manera, el procesador segmentado realizaría ejecución de instrucciones fuera de orden, lo que implica terminación fuera de orden Se necesitan disponer de múltiples unidades funcionales Hay que diferenciar entre distribuir las instrucciones hacia las unidades funcionales y comenzar su ejecución. ◦Para permitir le ejecución fuera de orden hay que desdoblar la etapa ID en dos fases Decodificación (ID, Instruction Decoding): Decodificación de instrucciones y comprobación de los riesgos estructurales. Emisión (II, lnstruction lssue): La instrucción espera hasta que no haya riesgos de tipo RAW y cuando estén listos todos los operandos fuente, se leen y se emite la instrucción hacia la unidad funcional.
  • 60. Latencia de unidad de multiplicación, 5 ciclos. Latencia de unidad de suma, 2 ciclos.
  • 61. Dos unidades funcionales: •Suma de coma flotante. •Multiplicación/división de coma flotante. Los buffers de coma flotante (FB). •Los datos de memoria se cargan en uno de los 6 registros FB. Los buffers de almacenamiento de datos (SDB). •El resultado a almacenar en memoria se coloca en uno de los 3 registros SDB. •Una unidad independiente accede a los SDB para terminar el almacenamiento del resultado en la ubicación de memoria correspondiente. Mediante estos dos ficheros de registros adicionales FB y SDB, la FPU admite instrucciones de almacenamiento-registro y registro-almacenamiento, funcionando como una máquina registro a registro. Cola de operaciones de coma flotante FLOS (Floating Point Operation Stack). Estaciones de reserva (RS, Reservation Stations). •La unidad de instrucción decodifica todas las instrucciones y pasa en orden a la cola de operaciones de coma flotante FLOS (Floating Point Operation Stack). • A continuación, ya en la FPU, las instrucciones se emiten en orden desde la FLOS a las dos unidades funcionales.
  • 62. El uso de estaciones de reserva y del fichero de registros centralizado FR da lugar a dos propiedades: ◦La detección de riesgos y el control de la ejecución están distribuidos, ya que la información mantenida en las estaciones de reserva de cada unidad funcional determina si una instrucción puede empezar su ejecución en esa unidad. ◦Los resultados pueden pasar directamente a la unidad funcional desde las estaciones de reserva donde estaban almacenados, en vez de acceder a ellos a través de los registros. Para realizar este adelantamiento se utiliza un bus de datos común (CDB, Common Data Bus). Cuando la FLOS envía una instrucción a una unidad funcional, la asigna una estación de reserva y comprueba si están disponibles los operandos necesarios. ◦Si un operando se encuentra disponible en el FR, el contenido de ese registro del FR se copia a la estación de reserva En caso contrario, se copia una etiqueta para indicar que esa instrucción está a la espera de un operando pendiente de ser generado. La etiqueta indica de dónde procederá el operando pendiente, pudiendo ser de una instrucción que está actualmente en una de las cinco estaciones de reserva o de uno de los seis registros de FLB. Cada estación de reserva contiene dos campos por operando, donde uno corresponde a la etiqueta y otro al valor del operando. ◦Los cuatro FR y los tres registros del SDB también llevan un campo etiqueta asociado. ◦En las estaciones de reserva si un campo de operando contiene datos reales, entonces su campo de etiqueta se establece a cero. En caso contrario, su campo de etiqueta identifica el origen del que procede el operando pendiente. Al mismo tiempo, se establece a 1 el bit de ocupado asociado con el registro destino del resultado en el FR, lo que indica que existe una actualización pendiente de ese registro, y el valor de la etiqueta que identifica la estación de reserva a la que se distribuye la instrucción se escribe en el campo de etiqueta del FR correspondiente.
  • 63. Para reducir el número de ciclos máquina se permite que la FLOS distribuya hasta dos instrucciones en cada ciclo según el orden del programa. Una instrucción puede comenzar su ejecución en el mismo ciclo en que se distribuye a una estación de reserva. La operación suma tiene una latencia de dos ciclos y la de multiplicación de tres ciclos. Se permite que una instrucción reenvíe su resultado a instrucciones dependientes durante su último ciclo de ejecución. ◦De esta forma, una instrucción a la espera de un resultado puede comenzar su ejecución en el siguiente ciclo si detecta una coincidencia. Los valores de etiqueta 01 , 02 , 03 se utilizan para identificar las tres estaciones de reserva de la unidad funcional de suma, mientras que 04 y 05 se utilizan para identificar las dos estaciones de reserva de la unidad funcional de multiplicación/división. ◦Estos valores de etiqueta son los ID de las estaciones de reserva. Inicialmente, el valor de los registros es F0=6.0, F2=3.5, F4=10.0 y F6=7.8.
  • 65. 1. Se distribuyen i1 e i2 a RS01 (suma) y RS04 (mul/div). 2. Los registros destino son F4 y F2. ◦Los bits de ocupado FR se activan. 3. Como i1 a RS01 (1º libre de RS suma) etiqueta de FR =01 a F4. (Indica de qué RS se obtendrá) 4. Como i2 a RS02 (1º libre de RS mul/div) etiqueta de FR =04 a F2. (Indica de qué RS se obtendrá) 5. i1: ADDD F4, F0, F6 ◦Como están disponibles F0 y F6 sus etiquetas de los operandos de RS01 se ponen a 0. 6. Comienza la ejecución de i1. 7. I2: MULTD F2, F0, F4 ◦i2 necesita F4 que viene de i1. Por lo tanto la etiqueta de RS04 = 01 (De la RS01 donde está i1)
  • 67. 1. i3: ADDD F4, F4, F6 2. i4: MULTD F6, F4, F2 3. Se distribuyen i3 e i4 a RS02 (suma) y RS05 (mul/div). 4. Para i3 se necesita el resultado de i1 (F4). En RS02 se pone etiqueta a 01 (Indica que depende de RS01). 5. Para i4 se necesita el resultado de i2 (F2) e i3 (F4). En RS05 pone etiquetas 02 y 04 (Indica que depende de RS02 y RS04). 6. Como el destino de i3 es F4, se actualiza la etiqueta de FR de 01 a 02. Indica que RS02 deberá actualizar el valor de F4. Bit de ocupado sigue activo. 7. Cuando i4 se distribuye a RS05, el bit de ocupado de FR se activa y su etiqueta (FR) se pone a 05 (Indica que es RS05 el que debe actualizar le valor de F6. 8. Termina i1, emite su ID (RS01) y su resultado a CDB. Todos los campos con etiqueta = 01 se actualizan al valor de F4. ◦Actualizando RS02 (i3) con valor de operando a 13,8 y etiqueta a 00. ◦Actualizando RS04 (i2) con valor de operando a 13,8 y etiqueta a 00.
  • 68. •Comienza a ejecutarse i3 e i2 en unidad de suma y unidad de mul/div. •Se libera RS01.
  • 69. •Finaliza i3 y emite resultado a CDB y la etiqueta 02. •Como RS05 tiene etiqueta 02  se pone el resultado de la suma (21,6) y el valor de su etiqueta (RS05) se pone a 00. •Se libera RS02.
  • 70. •Finaliza i2 y emite resultado a CDB y la etiqueta 04. •Como RS05 tiene etiqueta 04  se pone el resultado de la multiplicación (82,8) y el valor de su etiqueta (RS05) se pone a 00. •Se libera RS04.
  • 71. •Comienza ejecución de i4 y acaba en el ciclo 8.