作者及发刊详情
Zaruba, Florian et al. “Manticore: A 4096-Core RISC-V Chiplet Architecture for Ultraefficient Floating-Point Computing.” IEEE Micro 41 (2020): 36-42.
摘要
正文
基于4096核的riscv的多核chiplet架构
- 4x 计算die + 4x HBM2
- HBM:256GB/s
- 工艺:22 nm
单chiplet架构
- 4x quadrant,每个quadrant有32个clusters,每个cluster有8个core
- 每个cluster 8KB L1I + 128KB L1D
- 共享L2: 27MB,存储关键的数据,包括神经网络权重或者模型算法。
- 4x Ariane RV64GC核,运行linux用于硬件资源管理,程序载入等
- 16KB L1I + 32KB L1D
- 1x PCIe (endpoint) x16
- 3x C2C Link
- 短距多通道、串行链路、两两互联
- C2C link,保证了D2D的NUMA访问(参考文献8)。