FPGA MIPI DSI介绍(2)

上节内容:FPGA MIPI DSI介绍(1)

1 DSI 通道管理

DSI 物理层使用一个或者多个串行数据通道,和伴随的串行同步时钟,在主机处理器和外围设备之间传输信息。在高速传输之间,数据通道应进入 LPS(低功耗状态),下图为高速传输的基本结构,其中 N 表示在传输中发送的总字节数。
在这里插入图片描述
由上图可知,在 SoT 和 EoT 之间,都是高速模式下传输的数据,共传输 N 个字节,其中每个字节的传输是低位在前,高位在后。协议层和物理层之间没有握手协议, 数据包应完整地发送和接收,不受中断,系统设计者应确保接收端具有大于或等于发送端带宽的能力。

2 通道管理( Lane Managment Layer)

在 DSI 物理层之上,就是多通道管理层,主机处理器和外围设备之间最多支持 4 个数据通道,多通道管理就是指如何将要发送的 N 个字节,分成多个通道进行发送;在接收端,就要将接收到的多个数据再合成 N 个字节的数据。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

LEEE@FPGA

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值