[米联客-安路飞龙DR1-FPSOC] FPGA基础篇连载-04 安路TD开发工具在线调试FPGA

软件版本:Anlogic -TD5.9.1-DR1_ES1.1

操作系统:WIN10 64bit

硬件平台:适用安路(Anlogic)FPGA

登录“米联客”FPGA社区-http://www.uisrc.com 视频课程、答疑解惑!

本教程使用了米联客-MLK-L1-CZ06-DR1M90G开发板,购买链接:https://milianke.tmall.com/

目录

1 概述

2 添加chipwatcher IP核

2.1 新建chipwatcher IP核

2.2 添加观察信号

2.3 设置触发条件

2.4 设置采样时钟

2.5 选择采样深度和设置触发的位置

2.6 Chipwatcher创建成功

3 在线调试

4 修改已经存在的watcher


1 概述

前面实验中我们完成了基于TD软件工程的创建、FPGA代码的创建、程序的下载,并且实现了modelsim的联合仿真。本节课实验中,我们将添加chipwatcher 在线逻辑分析仪,通过 ChipWatcher,用户无需借助外部设备即可在线监测电路内部信号的变化情况。在 ChipWatcher 中,用户可同时添加多个信号,在设置信号的采样时钟、采样深度、触发条件及触发位置后,经过重新编译、下载和触发,即可查看到指定条件下的信号变化情况。ChipWatcher 的工作流程如下图所示。

2 添加chipwatcher IP核

2.1 新建chipwatcher IP核

在开始本实验前,确保FPGA工程已经完成编译,本文继续在前面的实验基础上进行.

可以通过Tools → Debug Tools ,选择 ChipWatcher

也可以直接单击下图的图标添加

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值