LPDDR5 学习笔记08:电气参数设计要求

目录

Absolute Maximum DC Ratings

AC Overshoot / Undershoot

Clock DC Specification

Differential Input Voltage for CK

Differential Input Voltage for WCK

Single Ended WCK Input Definitions

Single Ended CK Input Definitions

Clock AC Specification

Definition for tCK(avg) and nCK

Definition for tCK(abs)

Definition for tCH(avg) and tCL(avg)

Definition for tCH(abs) and tCL(abs)

Definition for tJIT(per)

Definition for tJIT(cc)

Write Clock AC Specification

Definition for tWCK(avg) and nWCK

Definition for tWCK(abs)

Definition for tWCKH(avg) and tWCKL(avg)

Definition for tWCKH(abs) and tWCKL(abs)

Definition for tJIT(per)

Definition for tJIT(cc)

Definition for tERR(n*per)

DQ Tx Jitter Spec

CS Rx Specification

CS Rx Mask and Single Pulse Definition for Synchronous Mode

CS Rx Input Level Definition for Asynchronous Mode

CA Rx Specification

CA Rx Mask and Single Pulse Definition

DQ, DMI, Parity, and DBI Rx Specification

DQ, DMI, Parity, and DBI Rx Mask and Single Pulse Definition

参考文献


Absolute Maximum DC Ratings

        应力若超过所列限值,可能导致设备永久性损伤。此应力额定值仅作为参考指标,并不意味设备可在规定范围之外或任何超出指示条件的工况下保持功能正常运行。长期处于绝对最大额定值条件下工作可能会影响设备可靠性。

        另外,对于各供电网络,还需要遵从相应的动态阻抗网络(PDN)要求:

        下图展示了具有通用频率响应的Z(f)简化电气系统负载模型。该系统电阻和电感参数可通过按比例调整,实现DRAM引脚规格响应的通用化建模。

AC Overshoot / Undershoot

Clock DC Specification

Differential Input Voltage for CK

        最小输入电压需同时满足输入接收器的 Vindiff_CK 和 Vindiff_CK/2 规格要求,且测量周期为1个时钟周期(1tCK)。其中 Vindiff_CK 是以0伏差分电压为中心的峰峰值电压,而 Vindiff_CK/2 是指相对于0伏的正负峰值电压。

        差分时钟信号的峰值电压根据下列公式计算:

        最小输入电压需同时满足输入接收器的 Vinse_CK 和 Vinse_CK_High/Low(高/低)规格要求。

        差分信号(CK_t、CK_c)的输入转换速率按下图及后续表格所示进行定义和测量。

        差分输入信号(CK_t、CK_c)的交叉点电压必须满足下表中的要求。差分输入交叉点电压 VIX 的测量方式为:从CK_t & CK_c 的实际交叉点测量至中间电平。

Differential Input Voltage for WCK

        最小输入电压需同时满足输入接收器的 Vindiff_WCK 和 Vindiff_WCK/2 规格要求,且测量周期为1个 WCK 时钟周期(1tWCK)。Vindiff_WCK 是以0伏差分电压为中心的峰峰值电压,而 Vindiff_WCK/2 是指相对于0伏的正负峰值电压。

        差分时钟信号的峰值电压根据下列公式计算:

        最小输入电压需同时满足输入接收器的 Vinse_WCK 和 Vinse_WCK_High/Low(高/低)规格要求。

        差分信号(WCK_t、WCK_c)的输入转换速率按下图及后续表格所示进行定义和测量。

        差分输入信号(WCK_t、WCK_c)的交叉点电压必须满足下表中的要求。差分输入交叉点电压 VIX 的测量方式为:从 WCK_t & WCK_c 的实际交叉点测量至中间电平。

Single Ended WCK Input Definitions

        最小输入电压需同时满足输入接收器的 Vinse_WCK_SE_High 和 Vinse_WCK_SE_Low 规格要求,且测量周期为1个 WCK 时钟周期(1tWCK)。Vinse_WCK_SE 是以 VDDQ/2 为参考中心的峰峰值电压,而 Vinse_WCK_SE_High 和 Vinse_WCK_SE_Low 则分别表示相对于 VDDQ/2 的正向峰值电压和负向峰值电压。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

一只豌豆象

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值